编写PCB设计规则检查器技巧bwin必赢官网登录
发布时间:2023-10-14
 设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。  编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完够设计检查器,这项工作好处是不可估量。  然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需

  设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。

  编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完够设计检查器,这项工作好处是不可估量。

  然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需要。因此,客户必须将新特性需求反映给DRC工具开发商,而这通常需要耗费一定资金和时间,尤其当需求不断更新时。幸运是,大多数工具开发商均可为客户提供编写属于自己DRC以满足特定需求便捷方法。但是,这种具有强大功能工具尚未得到广泛认同或使用。本文提供了利用DRC工具获取收益实用指南。

  由于DRC必须遍历 PCB设计整个电路图,包括每个符号、每个引脚、每个网路、每种属性,如有必要还能创建数目不限“附属”文件。如4.0节所述,DRC可以标示出任何违反设计规则细微偏差。例如其中一个附属文件就可能包含设计用到全部去耦电容。如果电容数低于或高于期望值,就将在可能出现电源线dv/dt问题地方标注红色记号[1]。这些附属文件或许必不可少,但并非任何商用DRC工具都一定能创建这些文件。

  DRC另一优势是便于更新,以适应新设计特性(如那些可能影响设计规则新特性)需要。而且,一旦在该领域获得充分经验,那么还能实现许多其它功能。

  例如,如果能编写属于自己DRC,那么就能编写属于自己物料清单(BOM)创建工具,这样就能更好地处理特定用户需求,如如何获取本身不属于电路图数据库一部分器件“额外硬件”(如插座、散热装置或螺丝刀)。或者设计人员可以编写属于自己Verilog网表分析器,该分析器在设计环境下具有充分灵活度,如怎样获取适用于特定器件Verilog模型或时间文件。实际上,由于DRC遍历了整个设计电路图,因此可以收集全部有效信息以输出PCB设计Verilog网表分析所需仿真和/或BOM。

  在不提供任何程序代码前提下讨论这些话题实在有些牵强,为此,我们将以一种电路图获取工具为例进行说明。本文采用了MentorGraphics公司开发附属于PADS-Designer产品线ViewDraw工具。此外,我们还采用了ViewBase工具,这是一个可被调用并对ViewDraw数据库进行存取操作简化C例行程序库。利用ViewBase工具,设计人员可以轻松地采用C/C 语言为ViewDraw编写完整且高效DRC工具[2] [3]。需要注意是,这里讨论基本原则同样适用于任何其它PCB电路图工具。

  除了电路图数据库,DRC还需要一些可以描述特定情况处理输入文件,如自动连接到电源平面合法电源网路名称。例如,如果电源网路名为POWER,那么电源平面将采用后端封装设备(如适用于ViewDrawpcbfwd)自动连接到电源平面。下面给出了输入文件列表,这些文件必须放在固定全局位置,这样DRC就能自动找到并读取,然后在运行时将这些信息保存在DRC内部。

  * 文件legal_pwr_net_name可选,该文件包含POWER信号全部合法网路名称,如VCC、V3_3P和VDD。在PCB布局/路由工具中,需要对名称大小写进行区分,一般VCC并不等同于Vcc或vcc。VCC可以是5.0V电源,而V3_3P则可以是3.3V电源。 * 文件legal_pwr_net_name可选,因为后端封装设备配置文件通常必须包含一组合法电源线网路名称。如果采用Cadence设计系统公司Allegro布线工具,那么pcbfwd文件名则为allegro.cfg并且具有如下入口参数:

  如果DRC可以直接读取allegro.cfg文件,而非legal_pwr_net_name,那么将能得到更好结果(即引入误差几率较小)。

  一些符号必须具有外接电源线引脚,因为这些符号并不连接到常规电源线层。例如,ECL器件VCC引脚要么连接到VCC,要么连接到GROUND;其VEE引脚则可连接到GROUND或-5.0V平面。此外,电源线引脚在到达电源线层之前也可连接到滤波器。

  电源线引脚通常并不外接到器件符号上,相反,该符号一个属性(这里称为SIGNAL)描述了哪个引脚是电源引脚或接地引脚并描述引脚应当连接网络名称。

  DRC可读取该属性并确保网路名称保存在legal_pwr_net_name文件中,如果legal_pwr_net_name中不包含网路名称,那么电源引脚将不会连接到电源平面,而这个问题确实非常严重。

  声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。举报投诉

  按照设计流程,一个产品Layout完成之后,需要进入严格的 评审环节 ,看所设计的产品是否满足 ESD或者EMI防护 设计要求。 撇开原理图设计,

  性能之外,还需要考虑 可制造性(DFM) 和 可装配性(DFA) 方面的因素。 一、DRC

  原则比较   01 DRC检测项 (以Altium Designer为例) DRC

  报错Silk To Solder Mask Clearance Constraint

  报错Silk To Solder Mask Clearance Constraint报错原因处理方法一:改变

  涵盖了各个方面,从组件之间的紧密程度到特定网络的布线厚度。但是,成功的唯一方法是为每个作业专门设计

  文章出处:【微信公众号:汽车电子硬件设计】欢迎添加关注!文章转载请注明出处。

  布局布线完成之后,设计者需要做的后期处理工作包括以下几个方面: (1)DRC

  设计过程的早期阶段做一些非常简单的事情,以确保在将设计发送到制造厂之前的可制造性:执行设计

  ( DRC )。 接下来是 DRC 的速成课程,以及它如何帮助您提高可接受的制

  的。就像我们自己做完考试卷子一样,要做一个简单的分析考察,把所有的题再看一遍,以保证不会因为疏忽而造成大的失误。同理,

  如道间间距和trace-to-board边缘边界,垫HyperLynx刚果(金)包括一个全面的

  除了电路图数据库,DRC还需要一些可以描述特定情况处理输入文件,如自动连接到电源平面合法电源网路名称。

  shape Dynamic state,Unconnect Pins Report,Design ruler Check(DRC) Report。

  集,可用来识别出经常导致 EMI 或 SI 问题的 Layout 疏漏。

  、层定义、过孔设置、CAM输出设置已经作成缺省启动文件,名称为Default.stp,网表输入进来以后,按照设计的实际情况,把电源网络和地分配给电源层和地层,并设置其它高级

  内容讲解如下: 1. Clearance Constraint (Gap=10mil) (All),(All) 间隙约束,也就是约束bwin必赢官网登录bwin必赢官网登录bwin必赢官网登录